
《XilinxFPGA高级设计及应用》是2012年电子工业出版社出版的图书,作者是汤琦蒋军敏。
- 书 名 Xilinx FPGA高级设计及应用
- 出版社 电子工业出版社
- ISBN 9787121166266
- 作 者 汤琦 蒋军敏
基本信息
作者:汤琦 蒋军敏
丛书名:设计者的思想
出版社示什轮异龙妒镇座其祖:电子工业出版社
ISBN:9787121166266
出版日期:2012 年4月
开本:16开
页码:284
版次:1-1
内容根款功数模信众简介
《xilinx fpga高级设计及应用》用简洁的语言向读者展示了fpga高质量和可靠性设计中必须掌握的概念、思想和设计毛预吧重沉兵预岩确张方法,如fpga设计思想、高速数据传输系统设花字唱护附械计、高级配置管理、空间应用可靠性设计、分区设计和高效测试系统设计等。本书来源于工程实际,选取的专题都是实际工程开发中必须面对、难度很高的问题来自。作者结合多年的工作经验编写了本书,书中深入剖析了其实现原理和技术细节,并提供了使用方法和实例。
《xilinx fpga高级设计及应用》可作为从事f在镇入pga设计的工程技术人员、硬件工程师和ic工程师的学习、参考用书,也可作为电子信息、通信工程及相关工科专业的教材。
目录
《xilinx fpga高级设计及应用》
第1章概述
1.1可编程逻辑器件与pld开发工具
1.1.1可编程逻辑器件
1.1.2可编程逻辑器件的发展历史
1.1.3pld开发工远报室待点往医早测项常具
1.2fpga工作原理与开发流程
1.3可编程技术
1.3.1sram编程技术
1.3.2flash/e2prom编程技术
1.3.3反熔丝编程技攻术
1.3.4编程技术比谈较
1.4fpga芯片结构
1.4.1可编程输入/输出单元(iob)
1.4.2可配置逻辑块(clb)
1.4.3数字时钟管理模块(dcm)
宜怎 1.4.4嵌入块式ram(bram)
1.4.5来自布线资源
1.4.6内嵌功能单元
1.4.7360百科内嵌专用硬核
1.4.8软客附冷设爱终据核、硬核及固核的概念
1.5xilinx公司fpga介绍
离践头热额月损示绿苗 1.5.1spartan系列
1.5.2virtex系列
第2章fpga设计思想
2.1可综合稳罪首切府设计思想
2.1.1vhdl语言概述
2.1.2设计层次
2.1.3可综合已在收描述规范
2.1.4组合逻辑电路可综合设计
2.1.5时序逻辑电路可综合设计
2.2面积报觉击刚丰与速度互换思想
2.2.1利用层次化设计控伯采两口看编调消免督制设计结构
2.2.2if语句和case语句控制实现结构
2.2.3减少关键路径的逻辑级数
2.2.4流水线pipelining
2.2.5串朝念对苦先次垂温行转并行处理
2.2.6组合逻辑和时序逻辑分离
2.3时钟设计思想
2.3.1工作时钟模型
2.3.2全局时钟
2.3.3门控火善流胞示说时钟
2.3.4多级逻辑时数伟第互船评玉括钟
2.3.5行候督请紧跟足司血善前波时钟
2.3.6多时钟系统
2.3.7xilinx fpga中的时钟资源
2.3.8时序约束
2.4同步设计思想
2.4.1异步电路和同步电路
2.4.2一般组合逻辑的同步设计
2.4.3二次时钟的同步设计
2.4.4多时钟系统的同步设计
2.4.5非同源时钟达笑同步化(d触发器使能信号的合理使用)
2.4.6数据接口同步设计
2.5延时电路设计思想
2.6复位电路设计思想
华门离全光或英鲜委种2.6.1同步复位
2.6.2异步复位
2.6.3触发养深克施器组模块的复位
2.6.4复位电路的同步化方法
2.7抗干扰设计思想
2.7.1干扰产生的原因
2.7.2干扰抑制设计方法
2.7.3基于采样法的串口通信设计
2.8可靠性设计检查单
第3章高速数据传输设计
3.1概述
3.1.1高速数据通信的发展现状
3.1.2几种游考响七非高速数据通信方案简介
3.2高速数据传输中的同步技术
3.2.1同步方法及其特点
3.2.2同步方式比较及对数据通信的影响
3.3fpga对同步技术的支持
3.3.1动态相位调整技术
3.3.2基于chipsync的动态相位调整方法
3.3.3串行收发器serdes(iserdes和oserdes)
3.4应用实例--基于serdes的多路高速同步传输系统
3.4.1系统方案
3.4.2发送模块
3.4.3接收模块
3.5基于rocketio的高速数据传输系统
3.5.1自同步通信系统架构
3.5.2rocketio简介
3.5.3基于标准协议的可靠通信模型
3.5.4应用实例--基于自定义协议的即时传输系统
3.6高速数据通信的加固设计
3.6.1数据通信加固的概念
3.6.2交织汉明码原理及其性能分析
3.6.3基于交织汉明码的高速通信加固设计
3.7lvds应用设计
3.7.1lvds简介
3.7.2lvds系统设计
第4章xilinx fpga高级配置管理
4.1配置模式
4.1.1配置接口及配置模式
4.1.2配置引脚
4.1.3selectmap接口
4.1.4和配置相关的bitgen选项
4.2配置电路
4.2.1配置时的电源要求
4.2.2常用配置存储器介绍
4.2.3主串模式配置电路
4.2.4主从模式配置电路
4.2.5selectmap模式配置电路
4.3fpga配置过程
4.3.1配置数据流加载过程
4.3.2从串模式配置过程
4.3.3selectmap模式配置数据加载
4.3.4延时加载
4.4配置命令分析
4.4.1配置帧
4.4.2配置数据流类型
4.4.3配置帧寻址方式
4.4.4配置寄存器
4.4.5配置命令执行过程分析
4.4.6配置数据解析程序
4.5配置内存回读
4.5.1回读准备设计
4.5.2回读指令序列
4.5.3回读数据校验
4.6配置内存重构(刷新)
4.6.1selectmap模式下重构流程
4.6.2刷新对系统功能的影响
4.7selectmap接口下重配置实现代码
4.8配置数据文件格式分析
4.8.1字节格式
4.8.2文件格式
第5章空间应用可靠性设计
5.1集成电路单粒子效应的机理
5.2单粒子翻转故障模式
5.3sram型fpga单粒子问题的缓解措施
5.3.1循环加电
5.3.2配置管理
5.3.3xilinx三模冗余
5.3.4器件冗余
5.4三模冗余设计方法介绍
5.4.1三模冗余原理
5.4.2tmr tool工具介绍
5.4.3tmr tool设计流程
5.4.4创建一个ise工程完成三模冗余前的设计
5.4.5创建一个tmr tool工程产生三模冗余后的网表
5.4.6创建第二个ise工程完成三模冗余后的设计
5.4.7三模冗余技术问题分析
5.5half?latch处理
5.6异步fifo处理
5.7配置、刷新一体化方法
5.7.1实现电路
5.7.2工作流程及控制时序
5.7.3selectmap接口active刷新实现
第6章分区设计
6.1为什么使用分区设计
6.2分区与smartguide
6.3如何使用分区
6.4用synplify 8.8.1实现分区
6.5分区保留级别
6.6分区保留
6.7对分区进行布局规划
6.8删除分区
6.9结论
第7章高效验证(testbench)设计
7.1为什么要进行仿真验证
7.2仿真验证程序设计
7.2.1仿真的三个阶段
7.2.2仿真的注意事项
7.2.3仿真程序结构
7.3使用testbench对设计进行仿真
7.4双向总线信号仿真
7.5基于textio的交互式仿真
7.5.1基于textio的测试程序
7.5.2textio
7.5.3基于textio的交互式仿真实例
7.6几种常用的fpga系数表文件产生方法
7.6.1滤波器系数表
7.6.2ram系数表
7.6.3i/o文件
第8章综合实例--数字dbf系统
8.1系统实现结构
8.2数字下变频(ddc)
8.3数据传输模块
8.4波束形成的实现
附录a类型转换
附录b文件操作
附录c常用元件的规范化设计示例
附录dfpga设计流程
参考文献
转载请注明出处安可林文章网 » Xilinx FPGA高级设计及应用